12 月 13 日消息,在加州旧金山举办的 IEDM 2021 国际电子元件会议中,IBM 与三星共同公布了名为垂直传输场效应晶体管 (VTFET) 的芯片设计技术,该技术将晶体管以垂直方式堆叠,并且让电流也改以垂直方式流通,借此让晶体管数量密度再次提高之外,更大幅提高电源使用效率,并且突破目前在 1nm 制程设计面临瓶颈。
相较传统将晶体管以水平方式堆叠的设计,垂直传输场效应晶体管将能增加晶体管数量堆叠密度,并且让运算速度提升两倍,同时通过让电流以垂直方式流通,也让电力损耗降低 85%(性能和续航不能同时兼顾)。
IBM 和三星声称,该工艺有朝一日可能允许手机在一次充电的情况下使用一整个星期。他们说,这也可以使某些能源密集型的任务,包括加密工作,更加省电,从而减少对环境的影响。
目前 IBM 与三星尚未透露预计何时将垂直传输场效应晶体管设计应用在实际产品,但预期很快就会有进一步消息。
不过,台积电已经在今年 5 月宣布与中国台湾大学、麻省理工学院共同研究,通过铋金属特性突破 1nm 制程生产极限,让制程技术下探至 1nm 以下。而英特尔日前也已经公布其未来制程技术发展布局,除了现有纳米 (nm) 等级制程设计,接下来也会开始布局埃米 (Å) 等级制程技术,预计最快会在 2024 年进入 20A 制程技术。
特别提醒:本网信息来自于互联网,目的在于传递更多信息,并不代表本网赞同其观点。其原创性以及文中陈述文字和内容未经本站证实,对本文以及其中全部或者部分内容、文字的真实性、完整性、及时性本站不作任何保证或承诺,并请自行核实相关内容。本站不承担此类作品侵权行为的直接责任及连带责任。如若本网有任何内容侵犯您的权益,请及时联系我们,本站将会在24小时内处理完毕。